全国2003年4月高等教育自学考试计算机组成原理试题
全国2003年4月高等教育自学考试计算机组成原理试题
一、单项选择题 ( 本大题共 15 小题,每小题 1 分,共 15 分 )
在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。
1.CRT 图形显示器的分辨率表示 ( )
A. 一个图像点 ( 像素 ) 的物理尺寸
B. 显示器一行能显示的最大图像点数与一列能显示的最大图像点数
C. 显示器屏幕可视区域的大小
D. 显示器能显示的字符个数
2. 若待编信息位为 1 0 1 1 0 1 1 ,则该代码的奇校验码为 ( )
A.1 0 1 1 0 1 1 0 B.1 0 1 1 0 1 1 0 1
C.1 0 1 1 0 1 1 1 D.1 0 1 1 0 1 1 1 0
3. 假设寄存器 R 中的数值为 200 ,主存地址为 200 和 300 的地址单元中存效的内容分别是 300 和 400 ,则什么方式下访问到的操作数为 200( )
A. 直接寻址 200 B. 寄存器间接寻址 (R)
C. 存储器间接寻址 (200) D. 寄存器寻址 R
4. 下列说法中正确的是 ( )
A. 半双工总线只能在一个方向上传输信息,全双工总线可以在两个方向上轮流传输信息
B. 半双工总线只能在一个方向上传输信息,全双工总线可以在两个方向上同时传输信息
C. 半双工总线可以在两个方向上轮流传输信息,全双工总线可以在两个方向上同时传输信息
D. 半双工总线可以在两个方向上同时传输信息,全双工总线可以在两个方向上轮流传输信息
5. 单地址指令 ( )
A. 只能对单操作数进行加工处理
B. 只能对双操作数进行加工处理
C. 无处理双操作数的功能
D. 既能对单操作数进行加工处理,也能在隐含约定另一操作数 ( 或地址 ) 时,对双操作数进行运算
6. 下列各种记录方式中,不具自同步能力的是 ( )
A. 不归零 1 制 B. 改进型调频制 MFM
C. 调相制 PM D. 调频制
7. 下列说法中,合理的是 ( )
A. 执行各条指令的机器周期数相同,各机器周期的长度均匀
B. 执行各条指令的机器周期数相同,各机器周期的长度可变
C. 执行各条指令的机器周期数可变,各机器周期的长度均匀
D. 执行各条指令的机器周期数可变,各机器周期的长度可变
8. 若[ X ] 补 =1.1011 ,则真值 X 是 ( )
A.-0.1011 B.-0.0101 C.0.1011 D.0.0101
9. 在总线上,同一时刻 ( )
A. 只能有一个主设备控制总线传输操作
B. 只能有一个从设备控制总线传输操作
C. 只能有一个主设备和一个从设备控制总线传输操作
D. 可以有多个主设备控制总线传输操作
10. 微地址是指微指令 ( )
A. 在主存的存储位置 B. 在堆栈的存储位置
C. 在磁盘的存储位置 D. 在控制存储器的存储位置
11. 在下列存储器中,哪种速度最快 ( )
A. 磁盘 B. 磁带 C. 主存 D. 光盘
12. 加法器中每一位的进位生成信号 g 为 ( )
A.X i +Y i B.X i Y i
C.X i Y i C i D.X i +Y i +C i
13.n+1 位的定点小数,其补码表示的数值范围是 ( )
A.-1 ≤ x ≤ 1-2 -n B.-1 < x ≤ 1-2 -n
C.-1 ≤ x < 1-2 -n D.-1 < x < 1-2 -n
14. 若十六进制数为 A3.5 ,则相应的十进制数为 ( )
A.172.5 B.179.3125
C.163.3125 D.188.5
15. 在下列 Cache 替换算法中,一般说来哪一种比较好 ( )
A. 随机法 B. 先进先出法
C. 后进先出法 D. 近期最少使用法
二、名词解释题 ( 本大题共 5 小题,每小题 2 分,共 10 分 )
16. 主机
17. 移码
18. 微程序
19. 猝发数据传输方式
20. 中断屏蔽
三 、改错题 ( 针对各小题的题意,改正其结论中的错误,或补充其不足。本大题共 5 小题,每小题 2 分,共 10 分 )
21. 硬连线方式是用时序电路产生时间控制信号,用存储逻辑电路实现各种控制功能。
22. 在垂直型微指令中, n 位的控制字段只能定义 n 种微操作。
23. 串行通信只能采用异步方式。
24. 磁盘是存储器,不是外围设备。
25. 在常见的微机系统中,磁盘常采用通道方式与主存交换信息。
四、简答题 ( 本大题共 6 小题,每小题 5 分,共 30 分 )
26. 当读取并执行一条指令时,控制器的主要功能是什么 ?
27. 动态存储器 RAM 和静态存储器 RAM 各依靠什么来存储信息 ? 分别说明它们的优缺点。
28. 总线的同步通信方式与异步通信方式有什么区别 ? 各适用于哪些场合 ?
29. 若存储器堆栈是按向低地址生长方式生成的,那么压栈和弹出操作的具体过程是什么 ?
30. 简述外围设备接口的主要功能。
31. 试对程序中断方式和 DMA 方式各分别举出二种应用例子。
五、计算题 ( 本大题共 1 小题, 10 分 )
32. 用 Booth 算法计算 7 × (-3) 。要求写出每一步运算过程及运算结果。
六、设计题 ( 本大题共 2 小题,共 25 分 )
33.(15 分 ) 用 4k × 8 位 / 片的 SRAM 存储器芯片设计一个 16K × 16 位的存储器。已知地址总线为 A 15 ~ A 0 ( 低 ) ,双向数据总线为 D 15 ~ D 0 ( 低 ) ,读写控制信号为 。请画出该存储器逻辑图,注明各种信号线,列出各片选逻辑式。
34.(10 分 ) 单总线 CPU 结构如图所示,图中有运算部件 ALU ,寄存器 Y 和 Z ,通用寄存器
R 0 ~ R 3 ,状态寄存器 SR ,指令寄存器 IR ,程序计数器 PC ,主存地址寄存器 MAR ,主存数据寄存器 MDR 等部件。试拟出 CPU 读取和执行存储指令 STORE R1 , (A) 的流程。指令中 R 1 表示源寻址为寄存器寻址, (A) 表示目的录址为存储器间接寻址。
下一篇: 性价比远胜iPad 主流价位笔记本大推荐